Open3S500E חבילה B # XC3S500E Spartan 3E FPGA XILINX לוח + LCD 1602 + LCD 12864 + 12 מודול

Open3S500E חבילה B # XC3S500E Spartan 3E FPGA XILINX לוח + LCD 1602 + LCD 12864 + 12 מודול

360.96 314.03

זמינות: במלאי

Open3S500E חבילה B # XC3S500E Spartan 3E FPGA XILINX לוח + LCD 1602 + LCD 12864 + 12 מודול

תיאור מוצר

פתוח 3S500E חבילה B # XC3S500E Spartan 3E FPGA XILINX לוח + LCD 1602 + LCD 12864 + 12 מודול

לוח פיתוח FPGA נועד עבור XILINX Spartan-3E סדרה, תכונות את XC3S500E המשולב, ומשלב ממשקים סטנדרטיים שונים, די קל עבור בפריפריה.

סקירה

Open3S500Eהוא לוח פיתוח FPGA הכולל של אמא לוחDVK600ליבת לוח FPGACore3S500E.

Open3S500E תומך בהתרחבות נוספת עם לוחות אבזר אופציונליים שונים ליישום ספציפי. העיצוב המודולרי ופתוח הופך אותו אידיאלי להתחלת פיתוח יישומים עם XILINX Spartan-3E סדרת התקני FPGA.


מה על אמא לוח

  1. FPGA CPLD core לוח מחבר:עבור בקלות חיבור לוחות ליבה המשלבים FPGA CPLD שבב המשולב
  2. 8I/Os_1 ממשק,לחיבור לוחות/מודולים אבזר
  3. 8I/Os_2 ממשק,לחיבור לוחות/מודולים אבזר
  4. 16I/Os_1 ממשק,לחיבור לוחות/מודולים אבזר
  5. 16I/Os_2 ממשק,לחיבור לוחות/מודולים אבזר
  6. 32I/Os_1 ממשק,לחיבור לוחות/מודולים אבזר
  7. 32I/Os_2 ממשק,לחיבור לוחות/מודולים אבזר
  8. 32I/Os_3 ממשק,לחיבור לוחות/מודולים אבזר

כל את I/O ממשקים לעיל:

  • מסוגל להיות מדומה USART, I2C, SPI, PS/2, וכו '.
  • מסוגל לנהוג בהתקנים כגון FRAM, פלאש, USB, Ethernet, וכו '.
  1. SDRAM ממשק
    • עבור חיבור SDRAM אבזר לוח
    • גם עובד כמו FPGA CPLD התרחבות סיכות
  2. LCD ממשק,עבור חיבור LCD22, LCD12864, LCD1602
  3. אחד-חוט ממשק:בקלות מתחבר אחד-חוט מכשירים (כדי-92 חבילה), כגון טמפרטורת חיישן (DS18B20), רישום אלקטרוני (DS2401), וכו '.
  4. 5 v DC שקע
  5. ג 'ויסטיק:חמש עמדות
  6. זמזם
  7. פוטנציומטר:עבור LCD22 התאמת תאורה אחורית, או LCD12864, LCD1602 התאמת ניגוד
  8. כוח מתג
  9. מגשר זמזם
  10. אחד-חוט מגשר
  11. ג 'ויסטיק jumper

למגשרי 17-19:

  • קצר המגשר כדי להתחבר אני/Os בשימוש בקוד לדוגמה
  • לפתוח את המגשר כדי להתחבר לפינים מותאמים אישית אחרים באמצעות חוטי מגשר

את DVK600 תומך מגוון רחב של שונה core לוחות, ולכן, כמה של ממשקי עשוי להיות לא-מחובר וחסר תועלת בזמן חיבור כדי מסוים core לוח. למשל, בזמן חיבור כדי Core3S500E/CoreEP2C8, את '32I/Os_3' הוא לא-מחובר.

מה על Core3S500E

  1. XC3S500E:את XILINX Spartan-3E FPGA מכשיר:
    • תדירות הפעלה:50 mhz
    • מתח הפעלה:1.15 v ~ 3.3 v
    • חבילה:QFP208
    • אני/Os:116
    • LEs:500 k
    • זיכרון RAM:360kb
    • DCMs:4
    • ניפוי/תכנות:תומך JTAG
  2. AMS1117-3.3,3.3 v מתח רגולטור
  3. AMS1117-2.5,2.5 v מתח רגולטור
  4. AMS1117-1.2,1.2 v מתח רגולטור
  5. XCF04S,המשולב סידורי פלאש זיכרון, לאחסון קוד
  6. כוח מחוון
  7. נוריות
  8. אתחול FPGA מחוון
  9. איפוס כפתור
  10. NCONFIG כפתור:עבור מחדש הגדרת את FPGA שבב, המקביל של כוח איפוס
  11. 50 m גביש פעיל מתנד
  12. JTAG ממשק:לניפוי/תכנות
  13. FPGA הרחבה סיכות,VCC, GND וכל אני/O יציאות נגישות בחריצי הרחבה להרחבה נוספת

תמונות


Open3S500E פיתוח לוח

Open3S500E פיתוח לוח

Open3S500E פיתוח לאחור לוח

אמא לוח DVK600

FPGA core לוח Core3S500E

FPGA core לוח Core3S500E

חיבור לציוד היקפי שונים

חיבור כדי LCD12864

חיבור כדי LCD1602

חיבור כדי RS232 לוח

חיבור ל-usb UART לוח

חיבור כדי 8 SEG LED לוח

חיבור כדי 8 לחצנים

חיבור כדי 4x4 לוח מקשים

חיבור כדי EEPROM לוח

רב ציוד היקפי מחובר אחד ממשק

חיבור כדי DataFlash לוח

חיבור כדי CY7C68013A USB לוח

חיבור ל-vga PS2 לוח

חיבור ללוח אבזר שאתה צריך

הערה: את Open3S500E לא לשלב כל פונקצית תכנות/ניפוי שגיאות, מתכנת/הבאגים הנדרש.


דוגמאות

את Open3S500E FPGA פיתוח לוח מגיע עם קודי דוגמאות שונים לציוד היקפי הנתמכים, אשר נותן לך להתחלה מהירה לפתח יישום משלך.

היקפי תיאור ממשק Verilog VHDL
AT24CXX EEPROM I2C Y Y
FM24CXX FRAM I2C Y Y
AT45DBXX DATAFLASH SPI Y
PCF8563 RTC I2C Y
PCF8591 4xAD, 1xDA I2C Y
DS18B20 טמפרטורת חיישן 1-חוט Y
SP3232 תקשורת טורית UART Y Y
SP3485 תקשורת טורית UART Y Y
PL2303 USB לUART UART Y Y
CY7C68013A USB מכשיר אני/Os Y
זמזם קול מכשיר 1I/O (PWM) Y Y
PS/2 מקלדת קלט מכשיר PS/2 Y Y
אחת כפתורים קלט מכשיר ---- Y Y
4x4 לוח מקשים קלט מכשיר 8I/Os Y Y
ג 'ויסטיק קלט מכשיר 5I/Os Y Y
LED תצוגת מכשיר ---- Y Y
8 SEG LED תצוגת מכשיר 13I/Os Y Y
VGA צג תצוגת מכשיר VGA Y Y
אופי LCD תצוגת מכשיר 11I/Os Y Y
גרפי LCD תצוגת מכשיר 11I/Os Y Y

ניפוי/תכנות ממשק

את Open3S500E FPGA פיתוח לוח משלב ממשק JTAG לתכנות/ניפוי.


משאבי פיתוח

את Open3S500E FPGA פיתוח לוח מגיע עם תקליטור מדריך למשתמש, כולל משאבי פיתוח כמפורט להלן:

  • תוכנה קשורות (Xilinx ISE 12-תומך Winxp/Win7, אינו תומך Win8)
  • הדגמת קוד (Verilog, VHDL)
  • סכמטי (PDF)
  • FPGA פיתוח תיעוד
  • Wiki:Www.waveshare.com/wiki/Open3S500E


חבילה מכילה

את"סטנדרטי חבילה"ו"אבזר לוחות חבילה"להלן כלול.

סטנדרטי חבילה

  1. Open3S500E פיתוח לוח x 1
  2. 4 פינים חוט x 2
  3. 2 פינים חוט x 2
  4. USB כבל חשמל x 1
1
2
3
4

לוחות אבזר חבילה

  1. VGA PS2 לוח x 1
  2. PL2303 USB UART לוח (מיני) x 1
  3. AT45DBXX DataFlash לוח x 1
  4. FM24CLXX FRAM לוח x 1
  5. CY7C68013A USB לוח (מיני) x 1
  6. PCF8563 RTC לוח x 1
  7. PCF8591 AD DA לוח x 1
  8. DS18B20 x 1
  9. LCD12864 (3.3 v הכחול תאורה אחורית) x 1
  10. LCD1602 (3.3 v הכחול תאורה אחורית) x 1
  11. 8 SEG LED לוח x 1
  12. 8 לחצנים x 1
  13. 4x4 מקלדת x 1
  14. USB מסוג A לכבל תקע מיני-b x 1
1
2
3
4
5
6
7
8
9
10
11
12
13
14

לקוחות שקנו זה פריט גם קנה

ביקורות על מוצרים